原文服务方: 科技与创新       
摘要:
DDB SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成与DSP、FPGA之间的通信.由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDRSDRAM控制器.该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术.
推荐文章
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用Xilinx FPGA实现DDR SDRAM控制器
来源期刊 科技与创新 学科
关键词 DDR SDRAM控制器 FPGA 状态机 直接时钟数据捕获
年,卷(期) 2007,(26) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 209-211
页数 3页 分类号 TM571.6
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.26.082
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 雷宏 中国科学院电子学研究所 52 263 9.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (19)
参考文献  (3)
节点文献
引证文献  (32)
同被引文献  (34)
二级引证文献  (141)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(5)
  • 引证文献(4)
  • 二级引证文献(1)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(6)
  • 引证文献(2)
  • 二级引证文献(4)
2011(6)
  • 引证文献(1)
  • 二级引证文献(5)
2012(7)
  • 引证文献(0)
  • 二级引证文献(7)
2013(11)
  • 引证文献(2)
  • 二级引证文献(9)
2014(17)
  • 引证文献(5)
  • 二级引证文献(12)
2015(21)
  • 引证文献(4)
  • 二级引证文献(17)
2016(14)
  • 引证文献(3)
  • 二级引证文献(11)
2017(25)
  • 引证文献(4)
  • 二级引证文献(21)
2018(30)
  • 引证文献(0)
  • 二级引证文献(30)
2019(20)
  • 引证文献(0)
  • 二级引证文献(20)
2020(7)
  • 引证文献(4)
  • 二级引证文献(3)
研究主题发展历程
节点文献
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导