原文服务方: 科技与创新       
摘要:
在实时图像处理过程中,2-D模板卷积是一种重要的操作,FPGA以其特有的全并行处理机制使得这种操作在硬件设计中得以较好的实现.本文提出了一种基于FPGA的模板卷积运算的新方案,相比传统方案,这种方案在结构上能以较少的硬件资源达到相同的流水深度.为了满足系统对实时性的要求,针对某些特定类型的模板,给出了一种简化的卷积器结构,同时,介绍了一种模板归一化除法运算的硬件实现方法.
推荐文章
一种移动卷积神经网络的FPGA实现
FPGA
卷积神经网络
硬件加速
MobileNet
移动端
一种改进的2D-DCT的FPGA实现
现场可编程门阵列
二维离散余弦变换
视频压缩
一种基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列(FPGA)
ZynqNet
并行计算
加速
一种基于FPGA实现的FFT结构
快速傅立叶变换
数字信号处理
专用集成电路
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型2-D模板卷积结构的FPGA实现
来源期刊 科技与创新 学科
关键词 2-D模板卷积 FPGA 实时图像处理
年,卷(期) 2007,(8) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 193-195
页数 3页 分类号 TN911.7
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.08.079
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (20)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (4)
二级引证文献  (3)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
2-D模板卷积
FPGA
实时图像处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导