原文服务方: 科技与创新       
摘要:
文章分析了新一代视频编码标准H.264的整数DCT变换的原理和快速算法.介绍了一种采用FPGA实现整数DCT变换模块的设计方案,提出了一个完整的硬件电路结构设计.模块采用全硬件实现,用VHDL语言描述了该模块的硬件结构.仿真结果表明,可在四个时钟周期内完成一个4×4块的二维整数DCT.
推荐文章
H.264整数DCT的FPGA实现
H.264
宏块
整数DCT
FPGA
VHDL
H.264整数DCT的FPGA实现
H.264
宏块
整数DCT
FPGA
VHDL
H.264中整数DCT变换及量化的DSP实现
H.264视频编码
整数DCT变换
TMS320DM642
优化
H.264/AVC中的整数变换与DCT变换的比较
DCT
H.264
编码
蝶形算法
视频信息
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264整数DCT的FPGA实现
来源期刊 科技与创新 学科
关键词 H.264 整数DCT FPGA VHDL
年,卷(期) 2007,(17) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 205-206,231
页数 3页 分类号 TN919.81
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.17.081
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (15)
同被引文献  (8)
二级引证文献  (32)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(5)
  • 引证文献(4)
  • 二级引证文献(1)
2011(8)
  • 引证文献(1)
  • 二级引证文献(7)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(11)
  • 引证文献(2)
  • 二级引证文献(9)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
H.264
整数DCT
FPGA
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导