基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析各种比较器的基础上,设计了一种高速低功耗的钟控比较器,着重优化了比较器的速度和功耗.在SMIC 0.35μm n阱CMOS工艺条件下,采用Cadence Spectre对电路进行了模拟.结果表明,比较器的最高工作频率为200 MHz,精度为0.3 mV,在3.3 V的电源电压下,功耗仅为0.4 mW.
推荐文章
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
高速低功耗6端口分块式寄存器堆的设计
寄存器堆
低功耗
分块结构
高速低功耗CMOS电荷泵的设计
电荷泵
CMOS
高速低功耗
电流失配
MCML结构高速低功耗加法器设计
MCML
功耗
加法器
CMOS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速低功耗钟控比较器的设计
来源期刊 半导体技术 学科 工学
关键词 钟控比较器 失调电压 正反馈 差分放大器
年,卷(期) 2008,(1) 所属期刊栏目 技术专栏(电路设计技术)
研究方向 页码范围 11-14,18
页数 5页 分类号 TN431
字数 2349字 语种 中文
DOI 10.3969/j.issn.1003-353X.2008.01.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩郑生 中国科学院微电子研究所 122 412 10.0 12.0
2 钟传杰 53 90 5.0 7.0
3 李亮 8 46 4.0 6.0
4 臧佳锋 6 30 2.0 5.0
5 徐振 5 18 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (14)
参考文献  (5)
节点文献
引证文献  (10)
同被引文献  (9)
二级引证文献  (38)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(7)
  • 参考文献(0)
  • 二级参考文献(7)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(5)
  • 引证文献(2)
  • 二级引证文献(3)
2011(5)
  • 引证文献(2)
  • 二级引证文献(3)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(5)
  • 引证文献(1)
  • 二级引证文献(4)
2014(4)
  • 引证文献(1)
  • 二级引证文献(3)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(5)
  • 引证文献(0)
  • 二级引证文献(5)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
钟控比较器
失调电压
正反馈
差分放大器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导