作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着FPGA应用的日益广泛,FPGA设计后的功率损耗逐渐成为人们所关心的问题.围绕FPGA功率损耗的组成和产生原理,从静态功耗、动态功耗两个大的方面出发,分析了影响FPGA功率耗散的各种因素,并通过Quartus II中的功率仿真工具Power play early estimation得到了验证.最后提出了FPGA在低功耗设计中应注意的一些问题.
推荐文章
E类放大电路中晶体管的功率损耗
E类放大器
晶体管
功率损耗
DC-DC变换器
基于功率追踪的输电网损耗分配方法研究
输电网
损耗分配
功率追踪
高功率低损耗六路功分器的设计与分析
高频高功率微波
C波段
功分器
同相叠加原理
基于神经网络的功率模块开关损耗预测
功率模块
开关损耗
神经网络
损耗预测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA设计中功率损耗的研究
来源期刊 信息技术 学科 工学
关键词 功率损耗 FPGA 功率仿真实验
年,卷(期) 2008,(10) 所属期刊栏目 研究与探讨
研究方向 页码范围 82-85
页数 4页 分类号 TP33
字数 3246字 语种 中文
DOI 10.3969/j.issn.1009-2552.2008.10.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 熊磊 武汉科技大学信息科学与工程学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (2)
二级引证文献  (41)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(5)
  • 引证文献(2)
  • 二级引证文献(3)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(8)
  • 引证文献(1)
  • 二级引证文献(7)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(6)
  • 引证文献(0)
  • 二级引证文献(6)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(5)
  • 引证文献(0)
  • 二级引证文献(5)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
功率损耗
FPGA
功率仿真实验
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导