基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对某深空USB(统一S频段)测控系统的高精度侧音测距需要,提出了一种基于频率测量和二次混频的高精度数字锁相环实现方案.其由高精度测频、数字混频、滤波抽取、二阶数字锁相环等模块组成.采用VHDL可编程语言,基于可编程逻辑器件XC4VLX100平台,实现了所提出的方案.实验室环境下,测得实际环路等效噪声带宽达到30Hz,输入载噪比为25dB·Hz时环路工作稳定.测试结果表明,该高精度数字锁相环达到了系统设计要求,满足了相关参数指标.
推荐文章
基于FPGA的高精度全数字锁相环IP核设计
全数字锁相环
FPGA
IP核
嵌入式逻辑分析仪
数字锁相环的优化设计与应用
数字锁相环(DPLL)
数字微分
数字鉴相器
数字环路滤波器
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型频率辅助高精度数字锁相环的设计与实现
来源期刊 电子工程师 学科 工学
关键词 数字锁相环 频率测量 USB测控系统
年,卷(期) 2008,(6) 所属期刊栏目 通信技术
研究方向 页码范围 15-17,33
页数 4页 分类号 TN911.8
字数 2459字 语种 中文
DOI 10.3969/j.issn.1674-4888.2008.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张尔扬 国防科技大学电子科学与工程学院 223 1827 20.0 30.0
2 王世练 国防科技大学电子科学与工程学院 63 377 10.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (10)
二级引证文献  (21)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
数字锁相环
频率测量
USB测控系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导