作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于CAN总线数据传输过程中加入的CRC编码技术与原理,本文首先给出了比特串行CRC编码原理及基于除法编码运算的CRC编码算法硬件实现方法.然而,为了满足高速数据传输的需要,本文进一步给出了,利用空间换取时间的比特并行CRC编码算法的详细推导过程,最后是采用VHDL语言与FPGA器件,完成了CAN总线中比特并行CRC编码算法的硬件仿真、综合、布线及下载配置,结果表明完全达到了预期的设计要求.
推荐文章
Fiber Channel协议中CRC编码的硬件实现
光缆通道
循环冗余校验
协议
仿真
基于FPGA的CRC编码器的实现
循环冗余校验
差错控制
硬件描述语言
信道编码
现场可编程门阵列
CRC算法在以太网数据帧中的应用及其硬件实现
循环冗余校验
串行
并行
CRC8
Verilog
HDL
IEEE802.3
以太网
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CAN总线中CRC编码的硬件实现
来源期刊 电子测试 学科 工学
关键词 CRC原理 比特并行 CAN总线 硬件实现
年,卷(期) 2008,(10) 所属期刊栏目 测试工具与解决方案
研究方向 页码范围 55-57,83
页数 4页 分类号 TP393
字数 2071字 语种 中文
DOI 10.3969/j.issn.1000-8519.2008.10.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈飞 桂林工学院电子与计算机系 5 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (6)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
CRC原理
比特并行
CAN总线
硬件实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
论文1v1指导