基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
数字示波器由程控放大电路、采样保持电路、高速数据采集、示波显示调理4个模块组成.系统以FPGA(现场可编程门阵列)为控制核心,FPGA内嵌RAM存储波形数据,终端采用X、Y,轴方式显示,低频段实现了106次采样/s实时采样,高频段实现了200 MHz等效采样,等效采样时钟由FPGA内置锁相环时钟分频得到,分频算法经优化具有极高的精度,被测波形频谱覆盖了20Hz~10 MHz,波形显示无明显失真.
推荐文章
基于FPGA的数字示波器
现场可编程逻辑门阵列
信号调整
高速A/D
片上可编程系统
基于FPGA虚拟数字示波器的设计
虚拟数字示波器
高速数据采集
现场可编程门阵列
Labwindows/CVI
基于FPGA和ARM的数字存储示波器控制系统的设计
数字示波器
实时采样
等效采样
A/D、D/A转换
触发控制
便携式数字存储示波器的设计
STM32
FPGA
便携
数字存储示波器
数据采集
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字存储示波器
来源期刊 电子工程师 学科 工学
关键词 数字存储示波器 FPGA 等效采样
年,卷(期) 2008,(5) 所属期刊栏目 测控技术
研究方向 页码范围 15-17
页数 3页 分类号 TM935.32
字数 1750字 语种 中文
DOI 10.3969/j.issn.1674-4888.2008.05.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 左超 华中科技大学电子系 4 22 3.0 4.0
2 周金刚 华中科技大学电气学院 2 11 2.0 2.0
3 崔长生 华中科技大学电子系 2 11 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (10)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字存储示波器
FPGA
等效采样
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导