基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该文结合WDDL逻辑和行波流水技术,给出了分组密码协处理器的设计方法和设计流程.该设计流程实现简单,最大限度地利用了现有的成熟EDA工具.这种协处理器不仅能有效抗功耗攻击,而且具有运算性能高和功耗低的优势.文中以DES算法为例,给出了基于WDDL和行波流水技术的协处理器.实验结果表明,文中给出的分组密码协处理器设计方法以一定的芯片面积为代价获得了抗功耗攻击的能力,具有高运算性能和低功耗的优势.
推荐文章
基于FPGA的AES密码协处理器的设计和实现
协处理器
高级加密标准
现场可编程门阵列
密钥扩展
分组密码线性部件的抗功耗攻击特性
SM4
分组密码
选择明文
差分功耗攻击
侧信道攻击
密码协处理器指令级并行编译研究
密码协处理器
超长指令字
可重构计算
指令级并行
指令调度
专用指令分组密码微处理器体系结构研究
分组密码
专用指令集密码微处理器
流水线
超标量体系结构
指令级并行
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于WDDL和行波流水技术的抗功耗攻击高性能分组密码协处理器设计与实现
来源期刊 计算机学报 学科 工学
关键词 功耗攻击 WDDL 行波流水 分组密码算法 协处理器 高性能 设计流程
年,卷(期) 2008,(5) 所属期刊栏目 研究论文与技术报告
研究方向 页码范围 827-834
页数 8页 分类号 TP331
字数 5486字 语种 中文
DOI 10.3321/j.issn:0254-4164.2008.05.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴葵 国防科学技术大学计算机学院 53 409 12.0 15.0
2 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
3 陆洪毅 国防科学技术大学计算机学院 34 187 9.0 11.0
4 石伟 国防科学技术大学计算机学院 12 64 5.0 7.0
5 童元满 国防科学技术大学计算机学院 16 127 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (9)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
功耗攻击
WDDL
行波流水
分组密码算法
协处理器
高性能
设计流程
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机学报
月刊
0254-4164
11-1826/TP
大16开
中国科学院计算技术研究所(北京2704信箱)
2-833
1978
chi
出版文献量(篇)
5154
总下载数(次)
49
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导