基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章实现了一种应用于串行通信中的抗噪声接收电路的设计.UART被广泛应用于在远端设备之间进行串行通信,传统接收电路在位周期的中央对信号进行采样,但是由于各种随机噪声的干扰,会引起数据采样错误,造成通信出错.文章提出的设计方法是利用一个累加器在一个特定窗口周期内对串行数据进行采样并累加,再根据累加和判断出窗口期内正确数据位,从而滤去串行线路上的噪声得到纯净的串行数据,这大大增强了串行通信的可靠性.文章利用Quartus软件对设计进行编译、综合、仿真.仿真结果表明该电路能有效滤去串行线路上噪声,极大增强了接收电路的抗噪声性能.
推荐文章
一种高速串行数据接收芯片的设计
串行数据接收
时钟数据恢复
串并转换
10B/8B解码
电力载波通信中接收端通路噪声规避系统设计
电力
载波通信
分数阶傅里叶
噪声信号
一种应用于UWB通信系统的脉冲产生电路设计
UWB
脉冲
雪崩三极管
微波传输线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于串行通信中抗噪声接收电路的设计
来源期刊 电子与封装 学科 工学
关键词 通用异步接收发送器 抗噪声 串行通信 现场可编程门阵列
年,卷(期) 2008,(3) 所属期刊栏目 电路设计
研究方向 页码范围 25-27
页数 3页 分类号 TN702
字数 1549字 语种 中文
DOI 10.3969/j.issn.1681-1070.2008.03.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 薛忠杰 13 104 6.0 10.0
2 周建华 江南大学信息工程学院 14 52 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
通用异步接收发送器
抗噪声
串行通信
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导