基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种新型静态存储器--DDRⅡSRAM(静态随机存储器)的存储器结构、与系统的接口连接、主要的操作时序.为实现动态背景信号生成,节省FPGA(现场可编程门阵列)内部资源,引入DDRⅡSRAM存储基带信息,通过DDR控制器控制基带信息高速读取,实现信号生成.深入分析实际DDRⅡSRAM工作原理及内部组成,利用FPGA实现存储器控制器的设计.基于软件无线电思想,通过它的快速、灵活、容易修改的特点,设计并实现在高速数据通信系统中,DDRⅡSRAM用于处理器和接口连接的外设之间的数据交换.FPGA芯片选用XLLINX公司的VIRTEX-4芯片,存储器选用CY7C1420系列芯片.从设计仿真和实验板调试结果可验证,存储器具有很高的传输速度和稳定性能.该实验成果已用于某动态背景信号生成系统中.
推荐文章
QDR SRAM控制器的设计与FPGA实现
QDR SRAM
存储
FPGA
状态机
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DDRⅡSRAM控制器的设计与FPGA实现
来源期刊 电子工程师 学科 工学
关键词 DDRⅡ SRAM 存储 FPGA
年,卷(期) 2008,(9) 所属期刊栏目 计算机与自动化技术
研究方向 页码范围 37-39
页数 3页 分类号 TP333.8
字数 1888字 语种 中文
DOI 10.3969/j.issn.1674-4888.2008.09.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高凯 国防科技大学电子科学与工程学院 27 155 8.0 11.0
2 王莹 国防科技大学电子科学与工程学院 25 110 5.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (15)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (5)
二级引证文献  (3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
DDRⅡ SRAM
存储
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导