基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗.在5、3.3、1.8 V电源下,经PSPICE在0.24μm工艺下模拟,与已发表的异或门电路设计相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势.
推荐文章
智能遥控控制芯片低功耗设计
SOC
低功耗
门控时钟
存储器
串口
嵌入式系统低功耗设计研究
嵌入式系统
硬件低功耗
软件低功耗
集成电路工艺
面向数字助听器的低功耗 ASIP设计
专用指令集处理器
数字助听器
指令集扩展
加速单元
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗异或门的设计
来源期刊 浙江大学学报(理学版) 学科 工学
关键词 低功耗 异或门 传输管 全摆幅
年,卷(期) 2008,(4) 所属期刊栏目 电子科学
研究方向 页码范围 409-411,415
页数 4页 分类号 TN402
字数 1963字 语种 中文
DOI 10.3785/j.issn.1008-9497.2008.04.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张爱华 宁波大学电路与系统研究所 5 22 3.0 4.0
2 夏银水 宁波大学电路与系统研究所 101 345 9.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (2)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (4)
二级引证文献  (3)
1994(2)
  • 参考文献(1)
  • 二级参考文献(1)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
低功耗
异或门
传输管
全摆幅
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(理学版)
双月刊
1008-9497
33-1246/N
大16开
杭州市天目山路148号浙江大学
32-36
1956
chi
出版文献量(篇)
3051
总下载数(次)
2
总被引数(次)
24460
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
浙江省自然科学基金
英文译名:
官方网址:http://www.zjnsf.net/
项目类型:一般项目
学科类型:
论文1v1指导