基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着工艺尺寸缩小和处理器频率的提高,大容量的片上L2 cache成为处理器漏流功耗的主要来源.提出的保守多状态(C-SP&SD)和推断多状态(S-SP&SD)两种L2 cache漏流功耗控制策略能够将状态保留(State-Preserving)与状态破坏(State-Destroying)两种低功耗模式相结合.如果一个数据在多级cache存储层次中存在多个副本,那么只保留一个副本处于活跃状态,其他副本均被转换到低功耗模式,并且在不显著影响处理器性能的前提下尽可能转换到更低功耗的状态破坏模式.与传统的L2 cache漏流控制策略相比,C-SP&SD策略以较小的处理器性能损失换取较大的L2 cache漏流功耗节省,而S-SP&SD策略则实现了最优的L2 cache漏流功耗节省和处理器能量效率.
推荐文章
片内二级Cache的静态功耗优化技术研究
微处理器
二级Cache
静态功耗
ADSR
基于亚阈值漏电流的数据Cache低功耗控制策略研究
SRAM单元
亚阈值漏电流
低功耗
数据Cache
Cache漏流功耗的自适应优化:动态容量调整
微处理器
高速缓冲存储器
漏流功耗
容量调整
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 片上二级cache漏流功耗控制策略研究
来源期刊 电子学报 学科 工学
关键词 二级 cache 漏流 功耗
年,卷(期) 2008,(8) 所属期刊栏目 学术论文
研究方向 页码范围 1532-1537
页数 6页 分类号 TP302.1
字数 5301字 语种 中文
DOI 10.3321/j.issn:0372-2112.2008.08.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张民选 国防科技大学计算机学院 71 251 8.0 12.0
2 周宏伟 国防科技大学计算机学院 16 31 3.0 4.0
3 齐树波 国防科技大学计算机学院 7 28 3.0 5.0
4 欧国东 国防科技大学计算机学院 7 19 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
二级
cache
漏流
功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导