作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
低电压差分信号(LVDS)是串并转换电路(SerDes)的一种主流接口技术.本文设计并实现了一种适合于8B/10B编码串并转换电路的LVDS接收器(Receiver).本设计的指标完全兼容IEEEStd1593.3-1996标准.它支持最大0.05 V至2.35 V的共模电平输入范围,最小100 mV的差模输入,能够在至少40英寸FR4带状线上达到1.6 Gb/s的接收速率,平均功耗3 mw.电路设计基于0.18μm1.8 V/*3.3 VCMOS工艺,同时采用了3.3 V器件和1.8 V器件.
推荐文章
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计
来源期刊 电子器件 学科 工学
关键词 低电压差分信号 接收电路 串并转换电路 低功耗 8B/10B编码
年,卷(期) 2008,(3) 所属期刊栏目 固体电子器件及电路
研究方向 页码范围 915-918
页数 4页 分类号 TM13
字数 语种 中文
DOI 10.3969/j.issn.1005-9490.2008.03.046
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈岚 中国科学院微电子研究所 86 361 10.0 14.0
2 尤扬 中国科学院计算技术研究所中国科学院计算机系统结构重点形容室 2 13 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低电压差分信号
接收电路
串并转换电路
低功耗
8B/10B编码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导