基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
片上系统设计中大量使用IP核,其验证是整个系统设计的关键.串行RapidIO(SRIO)定义了器件间的全双工串行链路,物理上每个方向使用单向差分信号,因此SRIO核的验证存在一定的难度.该文基于PCI-RapidIO桥的设计与实现,建立了SRIO的验证模型,包括功能仿真模型、硬件验证模型和互操作性验证模型,为SRIO核的验证提供了思路,并建立了SRIO的仿真环境平台和FPGA硬件验证平台.
推荐文章
基于串行 RapidIO的 Buffer层设计
buffer
RapidIO
流量控制
高速串行总线RapidIO与PCI Express协议分析比较
高速串行总线
RapidIO
PCI-E
服务质量
错误管理
高速串行RapidIO总线背板信号完整性仿真研究
信号完整性
高速串行RapidIO总线
背板
HyperLynx
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 串行RapidIO验证模型
来源期刊 计算机工程 学科 工学
关键词 RapidIO 验证 PCI-RapidIO 桥
年,卷(期) 2008,(z1) 所属期刊栏目 软件开发与测评
研究方向 页码范围 16-18,21
页数 4页 分类号 TP303
字数 2716字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.z1.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋俊 2 62 2.0 2.0
2 谢智勇 1 16 1.0 1.0
3 罗明 2 19 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (16)
同被引文献  (3)
二级引证文献  (22)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(4)
  • 引证文献(4)
  • 二级引证文献(0)
2014(4)
  • 引证文献(2)
  • 二级引证文献(2)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(5)
  • 引证文献(2)
  • 二级引证文献(3)
2018(7)
  • 引证文献(2)
  • 二级引证文献(5)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
RapidIO
验证
PCI-RapidIO 桥
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导