基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本系统是以STC89C52单片机和复杂可编程逻辑器件CPLD的组合电路为核心,利用锁存器在时钟上升沿将输入端的数据锁存的原理,构建了一个基于实时采样和直接数据存储器存储(DMA)的简易逻辑分析仪.系统由五部分组成:按键模块、CPLD模块、DDS采样时钟发生模块、LCD显示模块、DMA数据采集模块.相比于市场上的逻辑分析仪,本系统结构简单,易制作,成本低,可同时测量8路TTL信号.本系统可以用来分析数字逻辑电路中的时序逻辑关系,本文还用该逻辑分析仪研究了51单片机对外部地址读写操作的时序,得到与单片机数据手册一致的波形时序图.
推荐文章
基于FPGA的简易逻辑分析仪的设计
SOPC技术
ip核
硬件电路
逻辑分析仪
片上逻辑分析仪的设计
片上逻辑分析仪
APB
星载计算机
基于FPGA的逻辑分析仪的设计
FPGA
逻辑分析仪
Verilog HDL语言
基于虚拟仪器概念的虚拟逻辑分析仪的设计
虚拟仪器
虚拟逻辑分析仪
动态链接库
动态数据交换)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 简易逻辑分析仪设计
来源期刊 电子测试 学科 工学
关键词 逻辑分析仪 DMA CPLD DDS
年,卷(期) 2008,(10) 所属期刊栏目 测试工具与解决方案
研究方向 页码范围 70-75
页数 6页 分类号 TP399
字数 3337字 语种 中文
DOI 10.3969/j.issn.1000-8519.2008.10.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田开坤 湖北师范学院物理与电子科学学院 24 102 6.0 9.0
5 贾奕 湖北师范学院物理与电子科学学院 1 1 1.0 1.0
9 黄劲松 湖北师范学院物理与电子科学学院 2 8 1.0 2.0
13 沈鹏程 湖北师范学院物理与电子科学学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
逻辑分析仪
DMA
CPLD
DDS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
论文1v1指导