基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于自适应块划分尺寸变换(ABT)和8×8整数 DCT(IDCT) 与量化的实现算法,改进了现有的4×4 整数 DCT 与量化算法.利用两种变换算法可合并性和量化的相似性,设计了可复用 ABT 和量化器的硬件电路,并使用 Verilog 语言对该设计进行了超大规模集成电路(VLSI)实现,采用SMIC 0.18μm工艺,综合后的电路关键路径最大延时为11.94 as,电路面积为1.20 mm2.实验对比结果表明,本设计在基本不增加面积的情况下,使得原来只能处理 8×8 的 IDCT 和量化器也能处理 4×4 IDCT 与量化,增强了硬件电路的适应性,同时也提高了系统的灵活性.
推荐文章
基于H.264逆量化IP的硬件实现
H.264
逆量化
IP
硬件
H.264反变换反量化器的硬件设计
高清电视
H.264
主层面
反变换
反量化
H.264/AVC中量化的Verilog实现
量化
H.264
压缩
Verilog
FPGA
H.264并行解码的设计与实现
H.264
并行解码
片上多处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264 ABT与量化器的硬件设计与实现
来源期刊 机电工程 学科 工学
关键词 超大规模集成电路 H.264 自适应块划分尺寸变换 整数DCT 量化
年,卷(期) 2008,(9) 所属期刊栏目 电气工程
研究方向 页码范围 14-17
页数 4页 分类号 TP331.1
字数 3205字 语种 中文
DOI 10.3969/j.issn.1001-4551.2008.09.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张宇弘 浙江大学超大规模集成电路研究所 17 86 6.0 9.0
2 胡琛 浙江大学超大规模集成电路研究所 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超大规模集成电路
H.264
自适应块划分尺寸变换
整数DCT
量化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
机电工程
月刊
1001-4551
33-1088/TM
大16开
浙江省杭州市大学路高官弄9号
32-68
1971
chi
出版文献量(篇)
6489
总下载数(次)
9
论文1v1指导