基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
首先介绍了EDA设计中的几种优化技巧,然后针对系统速度和资源利用率等不同指标,以乘法器设计为例,给出了多种不同的优化方案并具体实施,最后用逻辑分析仪对优化效果进行验证.
推荐文章
基于新型压缩器的乘法器设计
Booth算法
压缩器
压缩算法
高速双域乘法器设计及其应用
双域乘法器
双域模乘
Booth编码
双域4-2压缩器
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于乘法器的EDA设计优化及其验证
来源期刊 微处理机 学科 工学
关键词 电子设计自动化 乘法器 设计优化
年,卷(期) 2008,(3) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 8-10,13
页数 4页 分类号 TN4
字数 2554字 语种 中文
DOI 10.3969/j.issn.1002-2279.2008.03.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汪一鸣 苏州大学电子信息学院 85 328 10.0 13.0
2 黄孜理 苏州大学电子信息学院 2 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (13)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (3)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
电子设计自动化
乘法器
设计优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导