基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分析AES算法原理,构建基于FPGA的硬件实现框架,描述数据加解密单元和密钥扩展单元的工作机制和硬件结构,引入核心运算模块复用的设汁思想,在不影响系统效率的前提下降低芯片资源的使用率,并对该系统结构进行了芯片级的验证.实验结果表明,在38 MHz工作频率下,该系统的处理速度为405 Mb/s.
推荐文章
AES算法中SubBytes变换的高速硬件实现
AES
SubBytes
有限域
流水线
高吞吐率XTS-AES加密算法的硬件实现
高速存储
高吞吐率
并行全流水结构
XTS-AES加密算法
一种优化可配置的AES密码算法硬件实现
AES
Rijndael
非流水线数据路径
密钥调度
FPGA
基于FPGA的AES算法芯片设计实现
高级加密标准
流水线
现场可编程门阵列
专用集成电路
吞吐率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于硬件的AES算法
来源期刊 计算机工程 学科 工学
关键词 高级加密标准 分组密码 加密
年,卷(期) 2008,(20) 所属期刊栏目 安全技术
研究方向 页码范围 175-176,179
页数 3页 分类号 TP309
字数 2063字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.20.064
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张九华 乐山师范学院物理与电子信息科学系 12 53 4.0 6.0
2 胡廉民 乐山师范学院物理与电子信息科学系 20 97 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (12)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(4)
  • 引证文献(1)
  • 二级引证文献(3)
2012(5)
  • 引证文献(1)
  • 二级引证文献(4)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
高级加密标准
分组密码
加密
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导