作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速缓存作为中央处理器(CPU)与主存之间的小规模快速存储器,解决了两者数据处理速度的平衡和匹配问题,有助于提高系统整体性能.多处理器(SMP)支持共享和私有数据的缓存,Cache一致性协议用于维护由于多个处理器共享数据引发的多处理器数据一致性问题.论述了一个适用于64位多核处理器的共享缓存设计,包括如何实现多处理器缓存一致性及其全定制后端实现.
推荐文章
共享资源Nios Ⅱ多处理器系统研究
多处理器
软核
自主设计
互斥核
共享资源
启动地址
程序存储器
共享资源Nios Ⅱ多处理器系统研究
多处理器
软核
自主设计
互斥核
共享资源
启动地址
程序存储器
龙芯2E多处理器芯片组的设计与实现
多处理器
芯片组
全局地址空间
龙芯2E处理器
基于SOPC的可穿戴机多处理器设计
可穿戴计算机
SOPC
NiosII
多处理器系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多处理器共享缓存设计与实现
来源期刊 计算机与数字工程 学科 工学
关键词 共享缓存 多处理器 全定制 数据一致性
年,卷(期) 2008,(9) 所属期刊栏目 工程实践
研究方向 页码范围 148-150
页数 3页 分类号 TP302.1
字数 3065字 语种 中文
DOI 10.3969/j.issn.1672-9722.2008.09.041
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张剑飞 同济大学微电子中心 2 11 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (1)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
共享缓存
多处理器
全定制
数据一致性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导