作者:
原文服务方: 现代电子技术       
摘要:
提出了一种利用FPGA设计一阶全数字锁相环的方法.首先详细论述了全数字锁相环的构成,分析了各个模块的工作原理,接着利用VHDL语言完成各个模块的设计,并给出了工作时序图,最后在理论分析的基础上建立了一阶全数字锁相环的数学模型.仿真实验验证了这种全数字锁相环实现的可行性,实验结果与理论分析基本一致.
推荐文章
基于PI控制的全数字锁相环设计
比列积分控制
全数字锁相环
超高速集成电路硬件描述语言
现场可编程门阵列
基于FPGA的全数字延时锁相环的设计
全数字延时锁相环
锁相精度
时钟延时
QuartusⅡ
现场可编程门阵列
电路仿真
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
全数字锁相环及其数控振荡器的FPGA设计
全数字锁相环
数控振荡器
翻转触发器
VHDL
SoPC
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全数字锁相环的设计及分析
来源期刊 现代电子技术 学科
关键词 全数字锁相环 FPGA VHDL 数学模型
年,卷(期) 2008,(5) 所属期刊栏目 电子技术
研究方向 页码范围 173-175,178
页数 4页 分类号 TN914
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.05.061
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒲晓婷 1 27 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (16)
参考文献  (2)
节点文献
引证文献  (27)
同被引文献  (17)
二级引证文献  (41)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(6)
  • 引证文献(4)
  • 二级引证文献(2)
2011(6)
  • 引证文献(4)
  • 二级引证文献(2)
2012(5)
  • 引证文献(1)
  • 二级引证文献(4)
2013(3)
  • 引证文献(2)
  • 二级引证文献(1)
2014(14)
  • 引证文献(3)
  • 二级引证文献(11)
2015(6)
  • 引证文献(4)
  • 二级引证文献(2)
2016(7)
  • 引证文献(2)
  • 二级引证文献(5)
2017(10)
  • 引证文献(3)
  • 二级引证文献(7)
2018(6)
  • 引证文献(1)
  • 二级引证文献(5)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
全数字锁相环
FPGA
VHDL
数学模型
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导