原文服务方: 现代电子技术       
摘要:
流水线是制造高性能CPU的关键技术,目前许多学者研究在FPGA上实现具有流水线结构MIPS CPU,但是在解决流水线冲突上只是通过简单的停顿流水线实现.描述一种较为通用的具有五级流水线的MIPS CPU结构以及其中可能发生的流水线冲突,在此基础上详细介绍解决流水线冲突的技术--数据旁路以及动态分支预测在MIPS CPU中的设计和实现,最后通过一段指令序列进行仿真验证,解决流水线冲突的技术减少指令执行所需要的时钟周期数.
推荐文章
自主设计精简指令集的流水线 CPU
CPU
RISC
流水线
相关性
汇编器
基于FPGA流水线CPU控制器的设计与实现
FPGA
硬布线
流水线
数据相关
旁路
嵌入式五级流水线CPU核的设计与实现
FPGA
CPU核
数据通路
控制通路
一种流水线CPU设计中的Hazard消除法
五步流水线
CPU设计
指令
Hazard
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 解决CPU流水线冲突技术的设计与实现
来源期刊 现代电子技术 学科
关键词 MIPS CPU 流水线 数据冲突 数据旁路 分支预测
年,卷(期) 2008,(4) 所属期刊栏目 集成微系统
研究方向 页码范围 21-23
页数 3页 分类号 TP332
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曹庆华 北京航空航天大学计算机学院 23 280 9.0 16.0
2 张大发 北京航空航天大学计算机学院 1 10 1.0 1.0
3 傅翠娇 北京航空航天大学计算机学院 9 23 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (3)
节点文献
引证文献  (10)
同被引文献  (14)
二级引证文献  (4)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
MIPS CPU
流水线
数据冲突
数据旁路
分支预测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导