原文服务方: 现代电子技术       
摘要:
在现代数字信号处理电路设计中,除法器有着广泛的应用.这里阐述一种复数除法器的设计思想和实现方法,引入CORDIC算法到复数的除法运算中,利用CORDIC旋转操作来代替乘、加法操作,然后采用双比特移位操作得到最终运算结果.经CORDIC旋转后数据最多只放大2位位宽,因此可以减少硬件实现中的器件迭代次数.经过FPGA验证结果表明,整个设计运算速度快、节省器件,并且计算精度高.
推荐文章
Radix-8复数除法器的设计与实现
复数除法器
逐位递归算法
现场可编程逻辑器件
基于加减交替法除法器的FPGA设计与实现
FPGA
除法器
移位寄存器
加减交替法
基于FPGA的32位循环型除法器设计
Verilog HDL
FPGA
循环
除法器
高性能单精度除法器的实现
单精度
流水线
除法器
查表法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CORDIC算法的复数除法器FPGA实现
来源期刊 现代电子技术 学科
关键词 CORDIC算法 除法器 FPGA 数字信号处理
年,卷(期) 2008,(24) 所属期刊栏目 电路设计
研究方向 页码范围 27-30
页数 4页 分类号 TN710
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.24.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王景存 武汉科技大学信息科学与工程学院 46 338 10.0 16.0
2 王映波 武汉科技大学信息科学与工程学院 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (9)
参考文献  (5)
节点文献
引证文献  (7)
同被引文献  (11)
二级引证文献  (11)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(4)
  • 引证文献(0)
  • 二级引证文献(4)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
CORDIC算法
除法器
FPGA
数字信号处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导