基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究一种基于现场可编程门阵列实现的高速脉冲压缩处理的硬件结构.设计通用的蝶形处理单元,使其在脉冲压缩处理的3个阶段都能使用,实现了硬件的共享,提高了硬件资源的利用效率.通过可使用原位运算的并行存储器结构,使得每个时钟周期均可完成一次蝶形运算,极大地提高了处理速度.采用块浮点处理单元,兼顾定点的高速率和浮点的高精度.经过实践验证,时钟在100 MHz时完成4 096点的脉冲压缩的时间为140 μs.
推荐文章
基于FPGA的数字脉冲压缩系统实现
数字脉冲压缩
快速傅里叶变换
块浮点
知识产权核
现场可编程门阵列
脉冲压缩原理及FPGA实现
脉冲压缩
匹配滤波器
分布式算法
FPGA
基于FPGA和DSP的雷达信号脉冲压缩
脉冲压缩
线性调频信号
匹配滤波
FIR滤波
正交解调
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速数字脉冲压缩
来源期刊 计算机工程 学科 工学
关键词 数字脉冲压缩 快速傅里叶变换 蝶形单元
年,卷(期) 2008,(4) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 252-253,268
页数 3页 分类号 TN79
字数 2552字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.04.090
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高梅国 北京理工大学信息科学技术学院电子工程系 151 1529 21.0 29.0
2 田黎育 北京理工大学信息科学技术学院电子工程系 19 230 8.0 15.0
3 王超 北京理工大学信息科学技术学院电子工程系 37 214 9.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (49)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (7)
二级引证文献  (10)
1979(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字脉冲压缩
快速傅里叶变换
蝶形单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导