作者:
原文服务方: 现代电子技术       
摘要:
采用扩展汉明码,实现了对汉明码纠、检错功能的扩展,使其功能扩展至一位纠错、两位检错.并且利用Verilog硬件语言对该编,解码方法进行了程序设计及仿真,最后下栽至FPGA实现.结果证明,这种扩展汉明码的编、解码方法在不显著增加硬件资源的基础上,提高了传输数据的可靠性,具有非常现实的意义.
推荐文章
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
基于FPGA的S模式并行数据编解码器设计
二次雷达
S模式
现场可编程逻辑门阵列
循环冗余校验
并行CRC算法
基于FPGA的引信感应装定编解码器设计
引信
感应装定
编解码器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 扩展汉明码的编解码器设计及其FPGA实现
来源期刊 现代电子技术 学科
关键词 硬件语言 差错控制编码 扩展汉明码 FPGA
年,卷(期) 2008,(19) 所属期刊栏目 电子技术
研究方向 页码范围 187-188,191
页数 3页 分类号 TN911.7
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.19.059
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王爱珍 28 134 5.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (10)
参考文献  (3)
节点文献
引证文献  (9)
同被引文献  (13)
二级引证文献  (19)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
硬件语言
差错控制编码
扩展汉明码
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导