基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于验证模型技术(VMT)的DDR-SDRAM控制器的功能验证方案.该方案完成了DDR-SDRAM控制器对DDR-SDRAM模型的读写以及AHB 2.0协议的兼容性验证.VMT的使用加快了验证平台的搭建和验证用例的编写.通过分析自动校对结果、仿真波形和覆盖率报告,实现控制器功能验证的快速收敛.FPGA原型验证进一步证明了该方案的可行性.
推荐文章
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VMT的DDR-SDRAM控制器功能验证
来源期刊 计算机工程 学科 工学
关键词 验证模型技术 DDR-SDRAM控制器 VIP技术
年,卷(期) 2008,(4) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 263-265,274
页数 4页 分类号 TP31
字数 3540字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.04.094
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 金西 中国科技大学物理系微电子学教研室 10 19 3.0 4.0
2 高夫 中国科技大学物理系微电子学教研室 2 3 1.0 1.0
3 杜学亮 中国科技大学物理系微电子学教研室 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (5)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
验证模型技术
DDR-SDRAM控制器
VIP技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导