基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计并实现一种高性能的基于ARM处理器.EPLD,FPGA通过DDR总线实现物理层硬件加密的计算机网络通信数据加密卡.该文给出加密卡整体方案设计,并分析各模块的实现过程.
推荐文章
基于FPGA的高速加密卡设计与实现
信息安全
FPGA
PCI Express
NiosⅡ软核
加密
一种重构型数据加密卡的硬件设计与实现
可重构计算
加密卡
PCI总线
PCI9656
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能数据加密卡的硬件设计与实现
来源期刊 计算机工程 学科 地球科学
关键词 ARM 处理器 EPLD 模块 FPGA 模块 数据加密
年,卷(期) 2008,(z1) 所属期刊栏目 产品设计
研究方向 页码范围 105-107
页数 3页 分类号 N945
字数 3428字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.z1.039
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋琳 1 2 1.0 1.0
2 朱绮尉 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
ARM 处理器
EPLD 模块
FPGA 模块
数据加密
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导