作者:
原文服务方: 科技与创新       
摘要:
为了使计算机能够通过串口控制FPGA的输出信号,笔者根据异步串行通信的原理,设计了简便易行的FPGA串行通信接口系统,并应用VHDL语言在FPGA内部集成了串行接收模块,具有较强的通用性和推广价值.
推荐文章
基于Nios Ⅱ的FPGA串行通讯模块设计
嵌入式系统
SOPC
RS232接口
NiosⅡ
FPGA
基于FPGA的差分RS422串行收发模块的设计实现
FPGA
串行收发模块
RS422
VHDL语言
基于FPGA的UART模块的设计
FPGA
VHDL
串/并转换
并/串转换
UART
基于FPGA实现异步串行通信
FPGA
UART
多模块
Verilog
Xilinx ISE
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的串行接收模块的设计
来源期刊 科技与创新 学科
关键词 FPGA RS232 VHDL 串行接收
年,卷(期) 2008,(26) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 137-138,73
页数 3页 分类号 TN91|TP710
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.26.057
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (30)
参考文献  (4)
节点文献
引证文献  (8)
同被引文献  (5)
二级引证文献  (2)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(4)
  • 参考文献(0)
  • 二级参考文献(4)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
RS232
VHDL
串行接收
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导