原文服务方: 科技与创新       
摘要:
介绍了数字电视广播(DVB)系统中BCH(762,752)解码器的设计及ASIC实现,提出了一种高效多功能的解码方法,并在XILINX公司的Viaex4器件上实现了验证.BCH解码器的系统级利用算法仿真对解码器作性能评估:采用VerilogHDL描述其硬件功能,对RTL级进行仿真、测试、一致性验证、综合和优化,解决了多时钟、亚稳态、毛刺以及测试覆盖率不全的问题.
推荐文章
BCH解码器面积优化的VLSI设计
ECC纠错
BCH解码器
BM算法
面积优化
DVB-S信道内码解码器的FPGA实现
卫星数字视频广播
维特比译码
回溯法
同步锁定
AVS +DVB -S2专业解码器的实现方法
传输流(TS 流)
DVB -S2
多流(MIS)
FPGA
再复用
DVB -CI 接口
多解
CAM模块
AVS +解码
DVB-S数字解调信道解码器及其实现
数字卫星视频广播
四相移相键控
Viterbi解码
R-S解码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DVB中高效BCH解码器的ASIC实现
来源期刊 科技与创新 学科
关键词 数字电视广播(DVB) BCH解码器 专用集成电路 VerUogHDL 综合和优化
年,卷(期) 2008,(32) 所属期刊栏目 电子设计
研究方向 页码范围 292-293,296
页数 3页 分类号 TN919
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.32.119
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (1)
二级引证文献  (5)
1976(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字电视广播(DVB)
BCH解码器
专用集成电路
VerUogHDL
综合和优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导