原文服务方: 科技与创新       
摘要:
本文设计了一款用于△-∑调制器的高增益高速CMOS锁存比较器.在两相互不交叠时钟的控制下,采用四级前置放大器完成对输入信号的采样、放大,高增益提高了比较器的精度并抑制了踢回噪声,采用正反馈的锁存器提高了比较的速度.采用一种新颖的共模反馈电路实现了对输出共模电平的稳定,并采用有效的措施限制了前级放大的差分输出摆幅.设计中采用高速度、传输延时较小的推挽输出,降低了整体功耗.
推荐文章
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
基于RHBD技术CMOS锁存器加固电路的研究
CMOS
抗辐射加固
RHBD技术
DICE
D-Latch
阈值LET
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
高性能CMOS集成电压比较器设计
比较器
模拟信号
二进制信号
高速高精度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速CMOS锁存比较器的设计
来源期刊 科技与创新 学科
关键词 锁存比较器 踢回噪声 共模反馈 失调电压
年,卷(期) 2008,(26) 所属期刊栏目 电子设计
研究方向 页码范围 255-257
页数 3页 分类号 TP332.2
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.26.105
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (12)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁存比较器
踢回噪声
共模反馈
失调电压
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导