原文服务方: 科技与创新       
摘要:
文章介绍了一种适用于10位40MS/s流水线AID转换器的采样/保持(S/H)电路.整个电路的设计基于TSMC的0.25um工艺,在电源电压为2.5V的情况下,采样信号全差分幅度为1V.通过采用全差分flip-around结构,而非传统的电荷传输构架,因而在同等精度下,大大降低了功耗.为了达到高精度,高采样速率的要求,该S/H电路采用高增益,宽带宽的的两级运算放大器.
推荐文章
适用于流水线ADC的高性能采样/保持电路
采样保持
双采样
增益自举运放
栅压自举开关
时间交织流水线 ADC的双采样保持电路设计
双采样保持电路
栅压自举开关
流水线ADC
时间交织
用于流水线ADC的无采样保持运放前端电路
流水线模数转换器
无采样保持运放
孔径误差
开关电容比较器
应用于14 bit 低功耗流水线 ADC 的 sub-ADC 电路设计
流水线 ADC
低功耗
sub-ADC
动态锁存比较器
前置放大器共享
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 适用于流水线ADC采样保持电路的设计
来源期刊 科技与创新 学科
关键词 采样保持电路 运算放大器 流水线式A/D转换器
年,卷(期) 2008,(28) 所属期刊栏目 数采与监测
研究方向 页码范围 146-147
页数 2页 分类号 TN47
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.28.061
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 欧阳纯粹 西安西安电子科技大学微电子学院 1 1 1.0 1.0
2 吴玉广 西安西安电子科技大学微电子学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
采样保持电路
运算放大器
流水线式A/D转换器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导