基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现对高速输入数据的滤波,根据FIR(有限冲激响应)数字滤波器并行设计思想,在脉动阵列FIR数字滤波器的基础上,经过认真设计,提出了一种基于FPGA(现场可编程门阵列)的高速FIR数字滤波器的设计方法.以一个16阶FIR数字滤波器的设计为例,在FPGA上用VHDL语言实现了这种设计方法.在Modelsim下仿真表明这一方法是可行的,可支持高达1 GSPS(10亿次采样每秒)的输入数据.
推荐文章
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
一种高速FIR滤波器的设计及实现
有限脉冲响应滤波器
流水线
专用集成电路
基于FPGA的高速FIR数字滤波器的设计
分布式算法
Booth算法
Wallace树
超前进位加法器
进位选择加法器
流水线技术
ISE
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的高速FIR滤波器的设计
来源期刊 信息化研究 学科 工学
关键词 FPGA FIR数字滤波器 并行结构
年,卷(期) 2009,(4) 所属期刊栏目 研究与设计
研究方向 页码范围 26-28
页数 3页 分类号 TN713.7
字数 1698字 语种 中文
DOI 10.3969/j.issn.1674-4888.2009.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱江 国防科技大学电子科学与工程学院 41 279 10.0 15.0
2 杨军 国防科技大学电子科学与工程学院 17 110 5.0 9.0
3 翟海涛 国防科技大学电子科学与工程学院 5 29 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (16)
参考文献  (2)
节点文献
引证文献  (15)
同被引文献  (36)
二级引证文献  (36)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(3)
  • 引证文献(2)
  • 二级引证文献(1)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(6)
  • 引证文献(4)
  • 二级引证文献(2)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(9)
  • 引证文献(2)
  • 二级引证文献(7)
2016(10)
  • 引证文献(2)
  • 二级引证文献(8)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(5)
  • 引证文献(1)
  • 二级引证文献(4)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
FIR数字滤波器
并行结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
论文1v1指导