基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种JPEG2000 MQ编码器的硬件设计方案.通过状态更新超前预测、前导零检测、重归一化超前预测等方法以及字节输出的改进处理,使MQ编码器的工作速率可达1CxD/cycle.同时对各流水段中的路径进行优化改进,提高了系统的最高时钟频率.采用Verilog语言进行RTL级描述.并在Ahera的FPGA上进行了仿真验证.结果表明.在Altera的EP2S60F67214上,该MQ编码器的最高工作时钟频率可达65.19 MHz.
推荐文章
一种高速JPEG2000 MQ编码器的VLSI实现
MQ编码器
VLSI
JPEG2000
图像压缩
一种适用于JPEG2000的流水线MQ编码器设计
MQ二进算术编码器
JPEG2000
流水线
硬件实现
一种JPEG2000算术编码器的优化算法与实现
算术编码器
EBCOT算法
JPEG2000
图像压缩
JPEG 2000标准中MQ编码器的VLSI结构设计
JPEG2000
MQ编码器
VLSI
算术编码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 JPEG2000 MQ编码器的设计与实现
来源期刊 微型机与应用 学科 工学
关键词 图像压缩 JPEG2000 算术编码 流水线
年,卷(期) 2009,(24) 所属期刊栏目 图形、图像与多媒体
研究方向 页码范围 56-58,63
页数 4页 分类号 TN919.81
字数 2221字 语种 中文
DOI 10.3969/j.issn.1674-7720.2009.24.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗桂娥 58 315 11.0 14.0
2 雷磊 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (2)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
图像压缩
JPEG2000
算术编码
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导