基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文对一款常用任意整数分频器进行改进,提出了一种纯数字、低时钟偏差、可获得任意整数分频结果的时钟分频器设计方案.该分频器由计数器与输出锁存器构成,通过调节逻辑结构与线延迟,完全平衡各时钟传播路径,大幅降低时钟偏差.仿真结果表明,在TSMC 0.13μm CMOS工艺下,当输入时钟频率在600MHz时,时钟偏差可控制在10ps以内.该分频器还包含自测电路,可判断时钟偏差是否满足要求.
推荐文章
数字电路中等占空比分频器的实现
占空比
分频器
等占空比分频器
半整数分频器
VHDL
一种新型分频器的设计实现
任意分频器
FPGA
频率合成器
除法器
基于0.18μm CMOS工艺的ZigBee分频器设计
吞咽分频器
整数分频锁相环
双模量前置分频器
ZigBee
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种10ps以下时钟偏差的纯数字电路分频器设计
来源期刊 电路与系统学报 学科 工学
关键词 分频器 互补金属氧化物半导体 时钟偏差
年,卷(期) 2009,(6) 所属期刊栏目 论文
研究方向 页码范围 87-90
页数 4页 分类号 TN432
字数 2868字 语种 中文
DOI 10.3969/j.issn.1007-0249.2009.06.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段炼 北京大学微处理器研发中心 3 12 3.0 3.0
2 王逵 北京大学微处理器研发中心 5 12 3.0 3.0
3 程旭 北京大学微处理器研发中心 85 436 11.0 16.0
4 方昊 北京大学微处理器研发中心 4 10 2.0 3.0
5 帖猛 北京大学微处理器研发中心 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (8)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
分频器
互补金属氧化物半导体
时钟偏差
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
论文1v1指导