基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Array-LDPC码是一种高码率的LDPC(低密度奇偶校验)码,具有高性能、易编码等特点,广泛应用于DSL(数字用户线)传输中.在分析Array LDPC码结构和MS(最小和)算法的基础上,提出一种在较低硬件复杂度下实现较高并行度的解码器架构.该架构显著降低了节点间的信息通信量,同时,用局部CPU之间有规律的信息传递取代了VPU与CPU之间复杂的信息交换,解决了硬件实现中的布线问题.设计结果表明,采用这种架构设计的(2209,2021)Array-LDPC解码器具有吞吐率高、结构简单的优点,在0.18 μm CMOS工艺下,面积仅为2.4 mm2,而吞吐率可达到1.03 Gbps.
推荐文章
一种准循环LDPC解码器的设计与实现
准循环LDFC码
LDPC解码器
WiMAX
FPGA
基于VHDL语言的卷积码编解码器的设计
卷积码
编解码器
VHDL
MAX+PlusⅡ
基于CPLD的卷积码编解码器的设计
卷积码
编码器
解码器
复杂可编程逻辑器件
Viterbi解码器RTL级设计优化
卷积码
Viterbi解码器
寄存器传输级
数字通信系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Array LDPC码解码器设计
来源期刊 信息化研究 学科 工学
关键词 LDPC码结构 最小和算法 并行度
年,卷(期) 2009,(6) 所属期刊栏目 研究与设计
研究方向 页码范围 29-32
页数 4页 分类号 TN911.2
字数 2462字 语种 中文
DOI 10.3969/j.issn.1674-4888.2009.06.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘刚 29 182 8.0 12.0
2 邓青 6 3 1.0 1.0
3 张保宁 3 24 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
LDPC码结构
最小和算法
并行度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
论文1v1指导