基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了级联叠式变换(Hierarchical Lapped Transform,HLT)的一种低内存的实现算法.该算法的正、逆变换均具有低内存需求且该内存需求仅与所采用的HLT相关,而与待处理的信号长度无关.该算法产生的子带系数与HLT的全局变换方法产生的子带系数完全相同.实验表明,本文提出的HLT实现算法具有内存消耗低、扩展性良好的优点.
推荐文章
嵌入式终端MUX平台的内存管理研究与实现
嵌入式终端
内存管理
多路复用(MUX)
嵌入式软件虚拟内存管理技术的研究和实现
嵌入式软件平台
虚拟内存管理
处理器无关
虚拟内存上下文
基于分布式内存数据的数据同步设计与实现
分布式内存数据库
数据同步
变电站自动化系统
监控系统
基于最优因果化提升结构及子带叠混的低内存DWT实现
离散小波变换
因果化提升结构
低内存
最优子带叠混
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 级联叠式变换的低内存实现
来源期刊 信号处理 学科 工学
关键词 M带滤波器组 级联叠式变换 低内存实现
年,卷(期) 2009,(7) 所属期刊栏目 短文与研究通讯
研究方向 页码范围 1155-1159
页数 5页 分类号 TP391.41
字数 5000字 语种 中文
DOI 10.3969/j.issn.1003-0530.2009.07.029
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
M带滤波器组
级联叠式变换
低内存实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信号处理
月刊
1003-0530
11-2406/TN
大16开
北京鼓楼西大街41号
18-143
1985
chi
出版文献量(篇)
5053
总下载数(次)
13
总被引数(次)
32728
论文1v1指导