基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种在现场可编程逻辑阵列(FPGA)内可供配置的触发器电路结构.主要特点是:不需要浪费FPGA 内组合逻辑的资源,就可以独立配置出56种全部常用类型的D触发器电路或锁存器电路;以FPGA在 配置简单时序电路时增加50%面积的代价降低了配置为复杂时序电路时70%的延时和90%的面积.同时针对Xilinx Virtex系列FPGA 动态重配置速度较慢的缺点,在触发器电路中加入了抓捕与写回电路;提出了通过硬件电路来实现重配置状态保存和写回的方法.与Xilinx Virtex器件完全用软件实现的方法相比,加快了FPGA 动态重配置电路的速度.
推荐文章
动态部分重配置及其FPGA实现
FPGA
Spartan-Ⅱ
可重配置计算
动态部分重配置
FPGA局部动态可重配置的研究
局部重配置
动态重配置
FPGA
ICAP
基于FPGA的可重配置视频缩放系统设计
双线性插值
高清视频
动态重配置
实时切换分辨率
基于FPGA的全数字触发器的设计
晶闸管
触发脉冲
数字移相
现场可编程门陈列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 实现FPGA高效动态可重配置的触发器电路
来源期刊 复旦学报(自然科学版) 学科 工学
关键词 现场可编程逻辑阵列 触发器 锁存器 动态可重配置 抓捕与写回电路
年,卷(期) 2009,(4) 所属期刊栏目
研究方向 页码范围 511-516
页数 6页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 童家榕 56 284 9.0 13.0
2 来金梅 68 322 9.0 13.0
3 卢海舟 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (11)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1990(2)
  • 参考文献(1)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程逻辑阵列
触发器
锁存器
动态可重配置
抓捕与写回电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
总被引数(次)
22578
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导