基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中提出了一种基于两片AD拼合、采用多路数据存储技术,采样率为6Gsps的超高速数据采集存储系统设计和实现方法.系统采用AD+FPGA+DSP的系统构架,利用两片AD交替采样以及每片4路数据流并行存储技术,在有效降低每路数据的传输速度同时,及时存储大量数据.
推荐文章
超高速数据采集存储系统的设计与实现
超高速
数据采集
数据存储
实时
2Gsps高速数据采集系统的设计与实现
高速模拟数字转换
高速数据采集
现场可编程门阵列
基于FPGA高速数据采集与存储系统的设计
FPGA
高速数据采集
ADC12D800
数据缓存
大规模网络数据存储系统的设计与实现
A/D高速采集
FPGA
网络数据存储
大规模数据处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 6Gsps数据采集存储系统的设计与实现
来源期刊 电子质量 学科 工学
关键词 高速ADC 数据采集 并行存储
年,卷(期) 2009,(1) 所属期刊栏目 产品设计
研究方向 页码范围 16-18
页数 3页 分类号 TP274
字数 2135字 语种 中文
DOI 10.3969/j.issn.1003-0107.2009.01.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄建国 电子科技大学自动化工程学院 94 689 13.0 23.0
2 曾浩 电子科技大学自动化工程学院 32 458 11.0 20.0
3 张晓东 电子科技大学自动化工程学院 6 28 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (29)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (4)
二级引证文献  (3)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
高速ADC
数据采集
并行存储
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导