基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
合并单元是连接电子式互感器与二次设备的接口单元,基于合并单元与电子式互感器接口通信具有多任务并行处理等特点,提出一种用FPGA技术实现此接口的方法,通过仿真分析,证明其可很好地满足合并单元数据传输的实时性.
推荐文章
基于高性能 FPGA 的合并单元设计与实现
合并单元
FPGA
IEC61850
时钟同步
点对点 SV
基于FPGA的航姿测量单元设计与实现
FPGA
航姿测量单元
现场可编程门阵列
通讯和控制
基于FPGA的可配置浮点向量乘法单元设计实现
边缘计算
并行计算
FPGA
可配置
浮点向量乘法
基于FPGA&ARM9合并单元的研制
合并单元
IEC61850-9-2
FPGA
ARM9
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA技术的合并单元的实现方法
来源期刊 电工技术 学科 工学
关键词 合并单元 FPGA FIFO
年,卷(期) 2009,(4) 所属期刊栏目 中低压电器
研究方向 页码范围 71-72,74
页数 3页 分类号 TM5
字数 2045字 语种 中文
DOI 10.3969/j.issn.1002-1388.2009.04.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李升健 8 38 4.0 6.0
2 黄灿英 南昌大学科技学院 28 63 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (54)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
合并单元
FPGA
FIFO
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电工技术
半月刊
1002-1388
50-1072/TM
32开
重庆市渝北区洪湖西路18号
78-61
1980
chi
出版文献量(篇)
12910
总下载数(次)
32
总被引数(次)
16080
论文1v1指导