基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了电荷自补偿技术,此技术利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,并在此技术基础上综合应用双阈值技术和多电源电压技术,设计了新型低功耗、高性能Zipper C?dOS多米诺全加器.仿真过程中提出了功耗分布法,精确找到了电荷自补偿技术的最优路径.仿真结果表明,在相同的时间延迟下,与标准Zipper CMOS多米诺全加器、双阈值Zipper CMOS多米诺全加器、多电源电压Zipper CMOS多米诺全加器相比,新型Zipper CMOS多米诺全加器动态功耗分别减小了37%、35%和7%,静态功耗分别减小了41%,20%和43%.最后,分析并得到了新型全加器漏电流最低的输入矢量和时钟状态.
推荐文章
45nm CMOS工艺下的低泄漏多米诺电路研究
多米诺逻辑
阈值电压
亚阈值泄漏
栅极氧化层
低功耗、高性能多米诺电路电荷自补偿技术
自补偿电荷通路
功耗延迟积
Zipper CMOS全加器
多米诺电路
基于多数决定逻辑非门的低功耗全加器设计
全加器
多数决定逻辑非门
CMOS反向器
低功耗
高性能LS-DSP的逻辑设计与低功耗设计
数据路径
ALU
乘法器
地址产生器
总线低功耗
海明距离
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 45mm低功耗、高性能Zipper CMOS多米诺全加器设计
来源期刊 电子学报 学科 工学
关键词 动态功耗 静态功耗 漏电流 Zipper CMOS多米诺全加器 电荷自补偿技术
年,卷(期) 2009,(2) 所属期刊栏目 学术论文
研究方向 页码范围 266-271
页数 6页 分类号 TN4
字数 3762字 语种 中文
DOI 10.3321/j.issn:0372-2112.2009.02.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴武臣 北京工业大学集成电路与系统研究室 54 459 12.0 18.0
2 侯立刚 北京工业大学集成电路与系统研究室 75 360 11.0 15.0
3 董利民 北京工业大学集成电路与系统研究室 15 150 7.0 12.0
4 耿淑琴 北京工业大学集成电路与系统研究室 39 170 7.0 11.0
5 汪金辉 北京工业大学集成电路与系统研究室 36 129 6.0 9.0
6 宫娜 河北大学电子信息工程学院 9 36 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (5)
参考文献  (10)
节点文献
引证文献  (6)
同被引文献  (8)
二级引证文献  (5)
1986(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
动态功耗
静态功耗
漏电流
Zipper CMOS多米诺全加器
电荷自补偿技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导