作者:
原文服务方: 科技与创新       
摘要:
中断系统是嵌入式CPU逻辑设计中必须考虑的部分之一.该部分的设计直接影响系统对中断和异常的响应速度,影响CPU电路的面积和功耗,也影响制造的成本.本文提出带有普遍适用的三种逻辑设计实现方案,以供参考.
推荐文章
面向嵌入式Linux系统的软中断设计与实现
嵌入式Linux
软中断
实时系统
嵌入式CPU指令Cache的设计与实现
FPGA
高速缓存
直接映射
先进先出
嵌入式CPU的设计与仿真
FPGA
嵌入式CPU
VHDL
模块化设计
多CPU嵌入式系统的设计方法
多CPU系统
I2C总线
SPI总线
双端口 RAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式CPU中断系统设计与实现
来源期刊 科技与创新 学科
关键词 嵌入式处理器 中断系统 逻辑电路
年,卷(期) 2009,(29) 所属期刊栏目 嵌入式软件应用
研究方向 页码范围 97-99
页数 3页 分类号 TP302
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2009.29.041
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王桃发 4 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
嵌入式处理器
中断系统
逻辑电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
论文1v1指导