基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
半导体工艺的进步使片上可以集成更多的处理核心,对于消耗较多面积和功耗的存储单元,如何有效地减小面积、降低功耗是片上多核研究的一个重要方向.软件指令缓存技术是降低指令存储复杂性,以及降低功耗的有效方式,本文深入对比了硬件Cache结构和软件指令缓存结构,并且详细分析了两款典型的软件指令缓存结构,总结了其特点和需要解决的关键问题,为片上多核的指令存储设计提供了参考.
推荐文章
消息传递型片上多核系统的设计
多核系统
片上网络
消息传递
并行计算
多核密码处理器数据缓存机制研究
多核密码处理器
数据缓存
双RAM
基于π网的片上多核系统任务调度算法研究
片上多核系统
任务调度
π网
调度算法
基于片上多核的版面加速器系统优化研究
版面加速器
软硬件协同设计
异构多核处理器
JPEG协处理器
移动阅读
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 片上多核的软件指令缓存技术研究
来源期刊 计算机工程与科学 学科 工学
关键词 CMP 硬件Cache 软件指令缓存
年,卷(期) 2009,(z1) 所属期刊栏目 高性能计算机体系结构
研究方向 页码范围 1-4
页数 4页 分类号 TP311.1
字数 5707字 语种 中文
DOI 10.3969/j.issn.1007-130X.2009.A1.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李宏亮 38 153 5.0 12.0
2 过锋 9 8 2.0 2.0
3 谢向辉 45 254 7.0 15.0
4 黄永勤 6 34 1.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CMP
硬件Cache
软件指令缓存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导