原文服务方: 现代电子技术       
摘要:
在此完成了H.264/AVC解码器中高效低功耗的去块效应滤波器设计.该设计采用5阶流水线技术,配合混合边界滤波顺序与打乱次序的存储数据更新机制,解决了数据与结构冒险问题,因此获得了正常流水线操作中的0延迟,使得基于流水线的设计架构得到最大程度的实现,同时提高了系统吞吐量并降低了功耗.该设计在FPGA芯片上验证的工作频率上限大约为200 MHz,吞吐量为滤波单个宏块需要198个时钟周期.使用0.18μmCMOS工艺,Synopsys Co.的DC工具对滤波器模块进行综合,结果为时序收敛,功耗约为2μW.仿真结果显示,可以对QCIF标准的视频(60 f/s)进行实时环路滤波,该环路滤波器可以用于H.264/Avc实时解码器中.
推荐文章
H .264视频解码器去块效应滤波器的设计
H.264
视频解码
去块效应滤波器
FPGA
一种H.264去块效应滤波器的硬件结构
H.264
去块滤波
硬件结构
H.264去块滤波算法研究
H.264
去块滤波
滤波强度
预判
一种H.264/AVC解码器关键技术的设计
H.264/AVC
解码器
关键技术
VLSI/ASIC/SoC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264解码器中一种新颖的去块效应滤波器设计
来源期刊 现代电子技术 学科
关键词 H.264/AVC 环内去块效应滤波器 混合滤波顺序 流水线 竞争与冒险
年,卷(期) 2009,(18) 所属期刊栏目 集成电路设计
研究方向 页码范围 3-6
页数 4页 分类号 TN402
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2009.18.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴武臣 北京工业大学集成电路与系统集成实验室 54 459 12.0 18.0
2 董利民 北京工业大学集成电路与系统集成实验室 15 150 7.0 12.0
3 王秀玲 北京工业大学集成电路与系统集成实验室 4 9 2.0 2.0
4 孙建辉 北京工业大学集成电路与系统集成实验室 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264/AVC
环内去块效应滤波器
混合滤波顺序
流水线
竞争与冒险
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导