基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对一种新型的OFDM系统算法,设计了一款具有高吞吐率可配置的FFT处理器IP核.在现有算法的基础上,提出了一种优化的设计架构,并对各个功能模块特别是存储单元、复数乘法器和控制逻辑进行了优化设计.通过基于Vrerilog HDL的参数化模块设计和模块复用技术,最大限度地提高数据吞吐率,实现了FFT处理器点数的可配置功能.Vertex-Ⅱ Pro FPGA验证结果表明,对于256点定点16位符号数复数FFT运算,该FFT处理器最高工作频率为106 MHz,系统数据吞吐率达到了 51.3 MS/s,延时仅为255个时钟周期.
推荐文章
高效可配置浮点FFT处理器设计
快速傅里叶变换
可配置浮点设计
共享蝶形
单路径流水结构
一种媒体增强的可配置RISC微处理器核设计
精简指令集计算
媒体增强
流水线控制
可配置性
音频解码
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
一种小面积的高吞吐率AES协处理器设计
高级加密标准
协处理器
可编程
密钥调度
工作模式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高吞吐率可配置FFT处理器IP核的设计与VLSI实现
来源期刊 复旦学报(自然科学版) 学科 工学
关键词 正交频分复用 快速傅里叶变换 吞吐率 模块复用技术
年,卷(期) 2010,(2) 所属期刊栏目 研究论文
研究方向 页码范围 150-157,164
页数 9页 分类号 TN47
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪志良 161 1248 18.0 29.0
2 许炜阳 3 3 1.0 1.0
3 胡星波 3 2 1.0 1.0
4 陆波 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (23)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1971(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
正交频分复用
快速傅里叶变换
吞吐率
模块复用技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
总被引数(次)
22578
论文1v1指导