基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对数字逻辑系统规模扩大出现的单片电路资源利用率下降的问题,提出了一种基于EAPR的FPGA局部动态重构实现方法.该方法结合EAPR设计思想和Virtex-5芯片的特点,通过ISE软件进行模块设计和PlanAhead软件的重构实现,完成了XC5VLX50T(-1FF1136)芯片的局部动态重构.仿真和实验结果表明:该方法需下载的文件大小仅为普通方法的21.9%;能实现对芯片内部资源的有效管理和合理利用,为实际工程中利用有限的资源实现更大规模的逻辑设计提供参考.
推荐文章
基于EAPR流程的动态局部可重构实现
EAPR流程
现场可编程门阵列
动态局部可重构
时/空复用
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
基于双FPGA系统的高速全局动态重构设计与实现
可编程门阵列
可重构计算
全局动态重构
并行配置通道
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于EAPR的FPGA局部动态重构实现
来源期刊 空军雷达学院学报 学科 工学
关键词 EAPR技术 现场可编程门阵列 局部动态重构
年,卷(期) 2010,(5) 所属期刊栏目
研究方向 页码范围 351-353,357
页数 分类号 TN79
字数 2617字 语种 中文
DOI 10.3969/j.issn.1673-8691.2010.05.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李跃华 空军雷达学院三系 6 32 3.0 5.0
2 张金林 空军雷达学院三系 4 12 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (7)
二级引证文献  (1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
EAPR技术
现场可编程门阵列
局部动态重构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空军预警学院学报
双月刊
2095-5839
42-1847/E
大16开
武汉市黄浦大街288号
1987
chi
出版文献量(篇)
2416
总下载数(次)
4
总被引数(次)
6441
论文1v1指导