作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一款用于频率综合器中的高性能三阶误差反馈型∑Δ调制器.在环路滤波器中引入两条反馈通路,抑制了高频噪声,提升了调制器的噪声整形性能.利用加法器、触发器复用和移位代替乘法器的方法,减小了硬件复杂度,节省了芯片面积,降低了功耗.仿真得到最大输出信噪比可达135 dB,调制器采用0.18 μm CMOS工艺实现,面积仅为400×400 μm2.
推荐文章
一款高性能Σ-Δ调制器的建模与设计
Σ-Δ调制器
零极点优化
根轨迹法
音频信号处理
信噪比
Matlab
QPSK高性能数字调制器的FPGA实现
四相相移键控
数控振荡器
现场可编程门阵列
无杂散动态范围
小数分频频率合成器中Σ-Δ调制器设计与实现
调制器
频率合成器
MASH1-1-1
流水线技术
CMOS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 频率综合器中高性能∑-Δ调制器的设计
来源期刊 电子器件 学科 工学
关键词 Sigma-Delta调制器 误差反馈 信噪比 频率综合器
年,卷(期) 2010,(6) 所属期刊栏目
研究方向 页码范围 700-703
页数 分类号 TN43
字数 2088字 语种 中文
DOI 10.3969/j.issn.1005-9490.2010.06.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡杰 31 46 4.0 5.0
2 周进 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Sigma-Delta调制器
误差反馈
信噪比
频率综合器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导