作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了帧同步的原理和巴克码的特点,以及集中插入式帧同步法的流程;在modelsim6.1g与Quartus Ⅱ 7.2软件平台上,用verilo语言实现了13位巴克码集中插入式的搜索电路,对其进行了编译、功能仿真和时序仿真.并配置到可编程逻辑器件EP1K30TC144-3进行了验证.测试结果表明了本设计的正确性与有效性.
推荐文章
采用两组巴克码识别器的帧同步方法
帧同步
巴克码识别器
信号处理
基于 FPGA 的帧同步系统设计
帧同步
FPGA
VHDL
模块化
基于 CCSDS标准的并行帧同步系统的 FPGA实现
帧同步系统
并行结构
流水线结构
基于System Generator的帧同步设计与实现
帧同步
System
Generator
软件无线电
硬件协同仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的集中插入式巴克码帧同步的实现
来源期刊 数据通信 学科 工学
关键词 帧同步 现场可编程门阵列 硬件描述语言 13位巴克码
年,卷(期) 2010,(6) 所属期刊栏目
研究方向 页码范围 33-35
页数 分类号 TN919.3
字数 2278字 语种 中文
DOI 10.3969/j.issn.1002-5057.2010.06.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李世超 兰州交通大学电子与信息工程学院 3 12 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (12)
同被引文献  (9)
二级引证文献  (12)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(4)
  • 引证文献(4)
  • 二级引证文献(0)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(8)
  • 引证文献(4)
  • 二级引证文献(4)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
帧同步
现场可编程门阵列
硬件描述语言
13位巴克码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数据通信
双月刊
1002-5057
11-2841/TP
大16开
北京市海淀区学院路40号
82-891
1980
chi
出版文献量(篇)
2014
总下载数(次)
6
总被引数(次)
7821
相关基金
甘肃省自然科学基金
英文译名:Natural Science Foundation of Gansu Province
官方网址:http://www.nwnu.edu.cn/kjc/glbf/gsshzrkxjjzxglbf.htm
项目类型:
学科类型:
论文1v1指导