基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章中提出了一种应用于FPGA的嵌入式可配置双端口的块存储器.该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路.在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器.当与FPGA其他逻辑块编程连接时,能实现FIFO等功能.基于2.5V电源电压、chart 0.22μm CMOS单多晶五铝工艺设计生产,流片结果表明满足最高工作频率200MHz,可实现不同位数存储器功能.
推荐文章
嵌入式SRAM MBIST优化设计研究
SRAM
MBIST
三单元耦合故障
测试成本
测试覆盖率
基于FPGA的嵌入式系统设计
FPGA
NIOS Ⅱ
MicroC/OS
嵌入式系统
一种嵌入式GUI系统的设计
图形用户界面(GUI)
嵌入式系统
GDI
一种基于ARM的嵌入式用电管理系统设计
ARM9
Linux
嵌入式系统
用电管理系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的嵌入式块SRAM的设计
来源期刊 电子与封装 学科 工学
关键词 存储器 FPGA 嵌入式
年,卷(期) 2010,(6) 所属期刊栏目 电路设计
研究方向 页码范围 15-18
页数 分类号 TN702
字数 2652字 语种 中文
DOI 10.3969/j.issn.1681-1070.2010.06.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵建明 26 172 7.0 12.0
2 胡小琴 1 3 1.0 1.0
6 肖培磊 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
存储器
FPGA
嵌入式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导