基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章参考opencores组织的开源代码,完成基于5级流水线的32位MIPS CPU的设计,并通过增加相关逻辑解决流水线冒险与竞争.设计的CPU文中称为OPS1-CPU,使用基于Windows·DOS系统搭建gccmips-elf编译系统,用来对应用程序进行编译、链接与执行,生成相应汇编语言程序以及仿真向量文件.最终将设计的OPS1-CPU成功下载到ALTERA公司的FPGA芯片EP1C6Q240,进行了板级的指令级调试与验证,证明OPS1-CPU硬件系统与编译系统运行正常,完成MIPS系统的平台搭建.
推荐文章
64位CPU的FPGA原型验证
原型验证
仿效
VirtexTM-4
FPGA验证
基于FPGA CPU数据通路的设计与实现
FPGA
数据通路
流水线
数据相关
旁路
基于FPGA流水线CPU控制器的设计与实现
FPGA
硬布线
流水线
数据相关
旁路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的32位MIPS-CPU平台开发
来源期刊 电子与封装 学科 工学
关键词 MIPS 流水线 竞争与冒险 仿真器
年,卷(期) 2010,(4) 所属期刊栏目 电路设计
研究方向 页码范围 20-23
页数 分类号 TN402
字数 2105字 语种 中文
DOI 10.3969/j.issn.1681-1070.2010.04.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙建辉 1 7 1.0 1.0
2 王春栋 4 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (2)
二级引证文献  (2)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(5)
  • 引证文献(4)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
MIPS
流水线
竞争与冒险
仿真器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导