基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文的背景是基于MEMS技术的加速度传感芯片的伺服电路,是法国原子能署--电子与信息技术实验室项目的组成部分.文中提出了一种新型数字锁相环的模型并对其进行了硬件实现.该数字锁相环的功能是:紧跟角速度传感装置输出信号的相位,输出与其严格同相位的正弦以及其正交信号.利用这对信号既可以反馈回来激励传感装置,也可对输出相位进行调制和解调.仿真以及硬件验证的结果表明,此数字锁相环的性能良好,能够快速地跟上输入相位,输出信号信噪比高,对硬件的计算能力要求低.
推荐文章
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
一种可编程全数字锁相环的设计与实现
全数字锁相环
电子设计自动化
计算机仿真
可编程
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型数字锁相环的建模和实现
来源期刊 电子技术 学科 工学
关键词 MEMS加速度传感器 数字锁相环 CORDIC Octave/Matlab VHDL
年,卷(期) 2010,(6) 所属期刊栏目 电子技术研发
研究方向 页码范围 19-21
页数 分类号 TP3
字数 2606字 语种 中文
DOI 10.3969/j.issn.1000-0755.2010.06.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱劲 同济大学电子与信息工程学院 52 292 9.0 15.0
2 张喆元 同济大学电子与信息工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (4)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
MEMS加速度传感器
数字锁相环
CORDIC
Octave/Matlab
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导